Пожалуйста, используйте этот идентификатор, чтобы цитировать или ссылаться на этот документ:
https://elib.bsu.by/handle/123456789/51274
Полная запись метаданных
Поле DC | Значение | Язык |
---|---|---|
dc.contributor.author | Vashkevich, M. | - |
dc.contributor.author | Parfieniuk, M. | - |
dc.contributor.author | Petrovskyk, A. | - |
dc.date.accessioned | 2013-11-11T07:26:30Z | - |
dc.date.available | 2013-11-11T07:26:30Z | - |
dc.date.issued | 2009 | - |
dc.identifier.uri | http://elib.bsu.by/handle/123456789/51274 | - |
dc.description.abstract | This paper presents an efficient approach for multiplierless implementation for eight-point DCT approximation, which based on coordinate rotation digital computer (CORDIC) algorithm. The main design objective is to make critical path of corresponding circuits shorter and reduce the combinational delay of proposed scheme. | ru |
dc.language.iso | en | ru |
dc.publisher | Минск: БГУ | ru |
dc.subject | ЭБ БГУ::ОБЩЕСТВЕННЫЕ НАУКИ::Информатика | ru |
dc.title | FPGA Implementation of Short Critical Path CORDIC-Based Approximation of the Eight-Point DCT | ru |
dc.type | Article | ru |
Располагается в коллекциях: | 2009. Труды 10-й Международной Конференции "Распознавание образов и обработка информации" |
Все документы в Электронной библиотеке защищены авторским правом, все права сохранены.