Logo BSU

Пожалуйста, используйте этот идентификатор, чтобы цитировать или ссылаться на этот документ: https://elib.bsu.by/handle/123456789/51274
Полная запись метаданных
Поле DCЗначениеЯзык
dc.contributor.authorVashkevich, M.-
dc.contributor.authorParfieniuk, M.-
dc.contributor.authorPetrovskyk, A.-
dc.date.accessioned2013-11-11T07:26:30Z-
dc.date.available2013-11-11T07:26:30Z-
dc.date.issued2009-
dc.identifier.urihttp://elib.bsu.by/handle/123456789/51274-
dc.description.abstractThis paper presents an efficient approach for multiplierless implementation for eight-point DCT approximation, which based on coordinate rotation digital computer (CORDIC) algorithm. The main design objective is to make critical path of corresponding circuits shorter and reduce the combinational delay of proposed scheme.ru
dc.language.isoenru
dc.publisherМинск: БГУru
dc.subjectЭБ БГУ::ОБЩЕСТВЕННЫЕ НАУКИ::Информатикаru
dc.titleFPGA Implementation of Short Critical Path CORDIC-Based Approximation of the Eight-Point DCTru
dc.typeArticleru
Располагается в коллекциях:2009. Труды 10-й Международной Конференции "Распознавание образов и обработка информации"

Полный текст документа:
Файл Описание РазмерФормат 
81.pdf320,7 kBAdobe PDFОткрыть
Показать базовое описание документа Статистика Google Scholar



Все документы в Электронной библиотеке защищены авторским правом, все права сохранены.