<?xml version="1.0" encoding="UTF-8"?>
<rss xmlns:dc="http://purl.org/dc/elements/1.1/" version="2.0">
  <channel>
    <title>ЭБ Коллекция:</title>
    <link>https://elib.bsu.by:443/handle/123456789/92558</link>
    <description />
    <pubDate>Mon, 20 Apr 2026 09:38:40 GMT</pubDate>
    <dc:date>2026-04-20T09:38:40Z</dc:date>
    <item>
      <title>Rapid Prototyping Of Dedicated Systems Based On Bit-Serial Universal Architecture</title>
      <link>https://elib.bsu.by:443/handle/123456789/92913</link>
      <description>Заглавие документа: Rapid Prototyping Of Dedicated Systems Based On Bit-Serial Universal Architecture
Авторы: Rubin, G.; Petrovsky, A.
Аннотация: The aim of this paper is to present the method of rapid prototyping for reducing development cost of dedicated systems. Prototypes are build to assess whether proposed system will be acceptable to its user and whether, a proposed design will provide adequate functionality and performance. In this paper the designing method is proposed, for real-time embedded systems. This approach is based on modeling using modification of Petri nets called hardware Petri nets. Implementation is made using special hardware bit-serial universal architecture. The main advantage is that, there is во need to change hardware, even all used algorithms mast be changed. There is a possibility to make all design process to be almost fully automated from modeling to working prototype.</description>
      <pubDate>Thu, 01 Jan 2009 00:00:00 GMT</pubDate>
      <guid isPermaLink="false">https://elib.bsu.by:443/handle/123456789/92913</guid>
      <dc:date>2009-01-01T00:00:00Z</dc:date>
    </item>
    <item>
      <title>Универсальная модель систем фазовой синхронизации</title>
      <link>https://elib.bsu.by:443/handle/123456789/92911</link>
      <description>Заглавие документа: Универсальная модель систем фазовой синхронизации
Авторы: Шилин, Д. Л.
Аннотация: В данной статье автором предлагается универсальная модель систем фазовой синхронизации, которая обладает следующими отличительными особенностями: возможность проведения анализа динамических и статистических характеристик непрерывных и дискретных систем; регулируемая точность расчетов; учет воздействия шумов; возможность расширения базы функциональных блоков анализируемых систем.</description>
      <pubDate>Thu, 01 Jan 2009 00:00:00 GMT</pubDate>
      <guid isPermaLink="false">https://elib.bsu.by:443/handle/123456789/92911</guid>
      <dc:date>2009-01-01T00:00:00Z</dc:date>
    </item>
    <item>
      <title>Режим детерминированного хаоса в системах фазовой синхронизации</title>
      <link>https://elib.bsu.by:443/handle/123456789/92909</link>
      <description>Заглавие документа: Режим детерминированного хаоса в системах фазовой синхронизации
Авторы: Шилин, Д. Л.; Почебут, М. В.; Шилин, Л. Ю.
Аннотация: Авторами предлагается универсальна» модель устройств фазовой синхронизации, отличающаяся возможностью программного исследования динамических и статистических характеристик системы в режиме дтерминированного хаоса. Так же предлагается использовать для шифрования аналогового, импульсного или цифрового сигнала и передачи его.</description>
      <pubDate>Thu, 01 Jan 2009 00:00:00 GMT</pubDate>
      <guid isPermaLink="false">https://elib.bsu.by:443/handle/123456789/92909</guid>
      <dc:date>2009-01-01T00:00:00Z</dc:date>
    </item>
    <item>
      <title>Программное средство моделирования функциональных неисправностей встроенных ОЗУ</title>
      <link>https://elib.bsu.by:443/handle/123456789/92907</link>
      <description>Заглавие документа: Программное средство моделирования функциональных неисправностей встроенных ОЗУ
Авторы: Степанов, А. В.; Иванюк, А. А.
Аннотация: В данной работе предложен новый подход к моделированию функциональных неисправностей ОЗУ. Спроектирована детализированная VHDL-модель бит-ориентированного статического ОЗУ. Разработанная модель позволяет оценить поведение цифрового устройства при наличии в нем дефектов, исследовать природу неисправностей ОЗУ, а также может быть применена для верификации алгоритмов тестирования ОЗУ.</description>
      <pubDate>Thu, 01 Jan 2009 00:00:00 GMT</pubDate>
      <guid isPermaLink="false">https://elib.bsu.by:443/handle/123456789/92907</guid>
      <dc:date>2009-01-01T00:00:00Z</dc:date>
    </item>
  </channel>
</rss>

